/users
/posts
/slides
/apps
/books
mysetting
/users
/posts
/slides
/apps
/books
3:27 5/30
rousalome.egloos.com
3:27
rousalome.egloos.com
Arm Linux Kernel Hacks
http://rousalome.egloos.com/
This blog contains Linux Kernel Analysis(4.x/5.x), Arm architecture and debugging skills for seminar and lecture.
저작도구: Egloos
최종 피드 수집: 2024-10-17 23:16
전체 (302)
1y
[공유] 시스템 소프트웨어(시스템 반도체, 전기자동차) 관련 유데미 강의(Arm 프로세서) 할인 쿠폰(50%)
시스템 소프트웨어(시스템 반도체, 전기자동차) 관련 강의를 유데미 올렸는데요. 할인 쿠폰을 요청하시는 개발자분들이 늘어나서 아예 블로그 포스트로 올립니다.
1. 유데미 강의명: '시스템 소프트웨어 개발을 위한 Arm 아키텍처의 구
임베디드 에세이
+ 더보기
0
0
12
읽기모드
1y
유데미에 'Armv8-A 아키텍처 Overview - 64비트 Arm Cortex-A Processor 기반'를 오픈했습니다.
제가 유데미에 'Armv8-A 아키텍처 Overview - 64비트 Arm Cortex-A Processor 기반'라는 강좌 만들어서 오픈했습니다. 링크와 할인 쿠폰은 아래와 같습니다;
강의 링크
할인 쿠폰: 8A3BBFCAC65
palette
+ 더보기
0
0
16
읽기모드
1y
[Arm프로세서] GIC: ICC_IGRPEN1_EL1 레지스터
ICC_IGRPEN1_EL1는 Interrupt Controller Interrupt Group 1 Enable register로 시큐리티 상태에서 Group 1 인터럽트를 활성화하는 레지스터입니다.
ICC_IGRPEN1_EL1
Arm: GIC
arm
arm아키텍처
+ 더보기
arm프로세서
0
0
12
읽기모드
1y
[홍보] 프로그래머스: '리눅스 시스템 및 커널 전문가' 부트캠프(Boot Camp)
그 동안 프론트 앤드, 백 앤드와 같은 애플리케이션 기반 중심의 프로그래밍 코스가 부트 캠프로 진행됐는데요. 드디어 국내 최초로 리눅스 커널 및 시스템 전문가 부트 캠프가 개설됐습니다. 국내 최강의 강사진(교수, 개발자)으로 구성
임베디드 에세이
+ 더보기
0
0
69
읽기모드
1y
[공유] Arm 아키텍처 관련 원고 및 PPT 표기 방식
아래 내용은 Arm 아키텍처를 구성하는 내용을 설명할 때 표기 방식을 담고 있다.
내용은 추가되거나 업데이트될 수도 있다.
1. 레지스터 표기
1.1 기본적으로 레지스터는 대문자로 표기한다.
ex) MOV R0, 0
#이제는 Arm의 시대
+ 더보기
0
0
4
읽기모드
1y
질문: current 매크로를 귀찮게(?) 두 번 캐스팅하는 이유
질문;
4.10.1절 중에
#define get_current() (current_thread_info()->task)
#define current get_current()
에서 왜 굳이 한줄로 사용할 수 있는 매크로를 두 줄로
Question_Announcement
+ 더보기
0
0
2
읽기모드
1y
유데미에 '리눅스 시스템 소프트웨어 강좌'를 오픈했습니다. 한번만 도와주세요!(feat: 목표는 100명 등록)
제가 유데미에 '초보 시스템 소프트웨어 개발자 벗어나기'라는 강좌 만들어서 오픈했습니다. 링크는 아래와 같습니다;
https://www.udemy.com/course/austinsystemsoftware/
여러분 중에 시스템 소
임베디드 에세이
+ 더보기
0
0
4
읽기모드
1y
유데미 강사부트캠프 2기 - 8주차 후기
*본 포스팅은 유데미 강사부트캠프 2기 SNS 챌린지 참여 후기로 작성되었습니다.
유데미 2차 부트 캠프에 참가해 '멘토'로부터 티칭(Teaching)에 대한 고급 노하우를 전수 받았다. 마지막 세션에서 진행된 '임동준'님은 세미
임베디드 에세이
유데미
유데미코리아
+ 더보기
유데미강사되기
유데미부트캠프
강사부트캠프
유데미강사부트캠프
강사되기
강사양성
0
0
1
읽기모드
1y
[Arm프로세서] GIC: ICC_SRE_EL1 레지스터
ICC_SRE_EL1(Interrupt Controller System Register Enable register) 레지스터는 CPU Interface와 연관된 시스템 레지스터 인터페이스와 메모리 맵드 인터페이스를 설정하는 기능
Arm: GIC
GIC
+ 더보기
0
0
9
읽기모드
1y
[Arm프로세서] GIC: ICC_CTLR_EL1 레지스터
ICC_CTLR_EL1는 Interrupt Controller Control Register (EL1)로 CPU Interface의 세부 동작을 설정하는 레지스터입니다. CPU Interface의 세부 속성을 설정하는 가장 중요한
Arm: GIC
+ 더보기
0
0
2
읽기모드
1y
주제: 초보 시스템 소프트웨어 개발자 벗어나기
대상자:
* 리눅스 시스템 소프트웨어 개발자(신입~3년차): 시스템 반도체 개발자, 전기자동차 개발자, 임베디드 개발자
* 시스템 소프트웨어 개발자를 지망하는 취준생(대학원, 대학생)
커리큘럼:
1. 시스템 반도체와 관련된 동향과
임베디드 리눅스 학습 방법
+ 더보기
0
0
2
읽기모드
1y
[Arm프로세서] GIC: ICC_BPR0_EL1 레지스터
ICC_BPR0_EL1는 Interrupt Controller Binary Point Register로 우선 순위의 단계를 설정하는 레지스터입니다. ICC_BPR0_EL1 레지스터를 설정하면 인터럽트 우선 순위를 나타내는 비트 필
Arm: GIC
+ 더보기
0
0
3
읽기모드
1y
[Arm프로세서] GIC: ICC_RPR_EL1 레지스터
ICC_RPR_EL1는 Interrupt Controller Running Priority Register로 CPU Interface의 우선 순위를 담고 있는 레지스터입니다.
다음 그림을 보면서 ICC_RPR_EL1 레지스터의
Arm: GIC
+ 더보기
0
0
0
읽기모드
1y
[Arm프로세서] GIC: ICC_PMR_EL1 레지스터
ICC_PMR_EL1는 Interrupt Controller Interrupt Priority Mask Register로 CPU Interface로 전달되는 인터럽트 ‘우선 순위’의 필터를 저장하는 레지스터입니다.
ICC_PMR_
Arm: GIC
+ 더보기
0
0
9
읽기모드
1y
[Arm프로세서] GIC: ICC_EOIR0_EL1 레지스터
ICC_EOIR0_EL1는 'Interrupt Controller End Of Interrupt Register 0'의 약자입니다. ICC_EOIR0_EL1 레지스터에 어떤 값을 써주면 GIC를 구성하는 CPU Interface에
Arm: GIC
+ 더보기
0
0
0
읽기모드
1y
[Arm프로세서] GIC: ICC_IAR1_EL1 레지스터
ICC_IAR1_EL1는 'Interrupt Controller Interrupt Acknowledge Register 1'의 약자로 인터럽트에 대한 Acknowledge를 수행하는 레지스터입니다.
MRS 명령어를 통해 ICC_I
Arm: GIC
+ 더보기
0
0
1
읽기모드
1y
[Arm프로세서] GIC: CPU interfaces 소개
Arm 코어와 가장 근접한 위치에 있는 CPU interfaces는 Arm 코어에게 인터럽트를 관리해 라우팅하는 기능을 수행합니다. CPU 코어 별로 CPU interface가 존재하며 다음과 같은 기능을 지원합니다.
각각 S
Arm: GIC
+ 더보기
0
0
7
읽기모드
1y
[Arm프로세서] GIC: GICR_IGRPMODR0 - 'Interrupt Group Modifier Register 0' 레지스터
GICR_IGRPMODR0는 'Interrupt Group Modifier Register 0'로 인터럽트 그룹을 설정하는 레지스터입니다. GICD_CTLR 레지스터의 DS 비트가 0인 경우(GICD_CTLR.DS==0), GIC
Arm: GIC
+ 더보기
0
0
0
읽기모드
1y
[Arm프로세서] GIC: GICR_IGROUPR0, Interrupt Group Register 0 레지스터
GICR_IGROUPR0는 Interrupt Group Register의 약자로 SGI나 PPI를 그룹 Group 0 혹은 Group 1으로 설정하는 레지스터입니다. Arm 아키텍처에서 인터럽트를 시큐어 혹은 논시큐어 모드에서 처
Arm: GIC
+ 더보기
0
0
43
읽기모드
1y
[Arm프로세서] GIC: GICR_IPRIORITYR<n> 레지스터
GICR_IPRIORITYR는 리디스트리뷰터에 존재하는 Interrupt Priority Registers의 약자입니다. 레지스터의 이름과 같이 리디스트리뷰터에서 관리하는 SGI나 PPI 인터럽트의 우선 순위를 정할 수 있습니다.
Arm: GIC
+ 더보기
0
0
2
읽기모드
About
Badge
Contact
Activity
Terms of service
Privacy Policy